## 本科生期末试卷(一)

# 一、选择题(每小题 1 分, 共 15 分)

| <b>1</b><br>数计算       | 从器件角度看,<br>机仍属于( ) |               | 了五代变化。          | 但从系统组         | 吉构看, | 至今绝大多         |   |  |  |
|-----------------------|--------------------|---------------|-----------------|---------------|------|---------------|---|--|--|
| A                     | 并行 B               | 冯•诺依          | 曼 C             | 智能            | D    | 串行            |   |  |  |
| <b>2</b><br>数为(       | 某机字长 32 位<br>)。    | ,其中1位表        | <b>表示符号位。</b> 着 | 吉用定点整数        | 数表示, | 则最小负整         |   |  |  |
| A                     | $-(2^{31}-1)$      | B $-(2^{30}-$ | -1) C           | $-(2^{31}+1)$ | Ι    | $-(2^{30}+1)$ |   |  |  |
| 3                     | 以下有关运算器            | 器的描述,(        | )是正确            | 的。            |      |               |   |  |  |
| A                     | 只做加法运算             |               |                 |               |      |               |   |  |  |
| В                     | 只做算术运算             |               |                 |               |      |               |   |  |  |
| С                     | 算术运算与逻辑运算          |               |                 |               |      |               |   |  |  |
| D                     | 只做逻辑运算             |               |                 |               |      |               |   |  |  |
| 4                     | EEPROM 是指(         | ) 。           |                 |               |      |               |   |  |  |
|                       | A 读写存储器            | B B           | 只读存储器           |               |      |               |   |  |  |
|                       | C 闪速存储器            | B D           | 电擦除可编剂          | 程只读存储         | 器    |               |   |  |  |
| 5<br>表面存 <sup>(</sup> | 常用的虚拟存储<br>诸器。     | <b>诸系统由</b> ( | )两级存储器          | 器组成,其中        | 中辅存是 | 是大容量的磁        | î |  |  |
|                       | A cache-主存         | ž B           | 主存-辅存           |               |      |               |   |  |  |
|                       | C cache-辅存         | ž D           | 通用寄存器-          | -cache        |      |               |   |  |  |
| 6                     | RISC 访内指令          | 中,操作数的        | 力物理位置一般         | ひ安排在 (        | ) 。  |               |   |  |  |
| A                     | 栈顶和次栈顶             |               |                 |               |      |               |   |  |  |
| В                     | 两个主存单元             |               |                 |               |      |               |   |  |  |
| С                     | 一个主存单元             | 和一个通用智        | 寄存器             |               |      |               |   |  |  |

| D                                                                | 两个通用寄存器                                                               |  |  |  |  |  |  |  |
|------------------------------------------------------------------|-----------------------------------------------------------------------|--|--|--|--|--|--|--|
| 7                                                                | 当前的 CPU 由( )组成。                                                       |  |  |  |  |  |  |  |
| A                                                                | 控制器                                                                   |  |  |  |  |  |  |  |
| В                                                                | 控制器、运算器、cache                                                         |  |  |  |  |  |  |  |
| С                                                                | 运算器、主存                                                                |  |  |  |  |  |  |  |
| D                                                                | 控制器、ALU、主存                                                            |  |  |  |  |  |  |  |
| <b>8</b><br>的 CPU                                                | 8 流水 CPU 是由一系列叫做"段"的处理部件组成。和具备 m 个并行部件的 CPU 相比,一个 m 段流水 CPU 的吞吐能力是()。 |  |  |  |  |  |  |  |
| A                                                                | 具备同等水平                                                                |  |  |  |  |  |  |  |
| В                                                                | 不具备同等水平                                                               |  |  |  |  |  |  |  |
| С                                                                | 小于前者                                                                  |  |  |  |  |  |  |  |
| D                                                                | 大于前者                                                                  |  |  |  |  |  |  |  |
| 9                                                                | 在集中式总线仲裁中, ( )方式响应时间最快。                                               |  |  |  |  |  |  |  |
|                                                                  | A 独立请求 B 计数器定时查询 C 菊花链                                                |  |  |  |  |  |  |  |
| 10                                                               | CPU 中跟踪指令后继地址的寄存器是(  )。                                               |  |  |  |  |  |  |  |
|                                                                  | A 地址寄存器 B 指令计数器                                                       |  |  |  |  |  |  |  |
|                                                                  | C 程序计数器 D 指令寄存器                                                       |  |  |  |  |  |  |  |
| 11                                                               | 从信息流的传输速度来看, ( ) 系统工作效率最低。                                            |  |  |  |  |  |  |  |
|                                                                  | A 单总线 B 双总线                                                           |  |  |  |  |  |  |  |
|                                                                  | C 三总线 D 多总线                                                           |  |  |  |  |  |  |  |
| 12 单级中断系统中,CPU 一旦响应中断,立即关闭( )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 |                                                                       |  |  |  |  |  |  |  |
|                                                                  | A 中断允许 B 中断请求                                                         |  |  |  |  |  |  |  |
|                                                                  | C 中断屏蔽 D DMA 请求                                                       |  |  |  |  |  |  |  |

| 13                                                                                                 | 安             | 送腾处理机的典           | 型指  | 6令格式为 (        | )   | 位。 |               |     |                   |
|----------------------------------------------------------------------------------------------------|---------------|-------------------|-----|----------------|-----|----|---------------|-----|-------------------|
|                                                                                                    | A             | 32 位              | В   | 64 位           | С   | 41 | 位             | D   | 48 位              |
| 14                                                                                                 | 下             | 面操作中应该            | 医由特 | <b>持权指令完成的</b> | 的是  | (  | ) 。           |     |                   |
| A                                                                                                  | 设置定时器的初值      |                   |     |                |     |    |               |     |                   |
| В                                                                                                  | 从用户模式切换到管理员模式 |                   |     |                |     |    |               |     |                   |
| С                                                                                                  | 开定时器中断        |                   |     |                |     |    |               |     |                   |
| D                                                                                                  | 关中断           |                   |     |                |     |    |               |     |                   |
| 15                                                                                                 | 下             | 列各项中,不            | 「属于 | 宁安腾体系结构        | 勾基ス | 本特 | 征的是(          | )   | 0                 |
| A                                                                                                  | 超             | 2长指令字             |     |                |     |    |               |     |                   |
| В                                                                                                  | 显式并行指令计算      |                   |     |                |     |    |               |     |                   |
| С                                                                                                  | 推断执行          |                   |     |                |     |    |               |     |                   |
| D                                                                                                  | 超             | 3线程               |     |                |     |    |               |     |                   |
| 二、填空题(每小题 2 分,共 20 分)                                                                              |               |                   |     |                |     |    |               |     |                   |
| 1 字符信息是符号数据,属于处理( )领域的问题,国际上采用的字符系统是七单位的( )码。                                                      |               |                   |     |                |     |    |               |     |                   |
| 2 按 IEEE754 标准,一个 32 位浮点数由符号位 S(1 位)、阶码 E(8 位)、尾数 M(23 位)三个域组成。其中阶码 E 的值等于指数的真值(  )加上一个固定的偏移值(  )。 |               |                   |     |                |     |    |               |     |                   |
| 3 ( )                                                                                              |               | 端口存储器和<br>行技术,后者: |     |                |     |    | <b>了存储器</b> 结 | i构, | 其中前者采用            |
| 4                                                                                                  | 虚打            | 以存储器分为            | 页式  | 、()式、          | (   | )  | 式三种。          |     |                   |
| <b>5</b><br>有 3 个<br>数的地                                                                           | 7 位           |                   |     |                |     |    | •             |     | 断字段外,还<br>11个目标操作 |
| <b>6</b><br>个(                                                                                     |               | 〕从内存取出-<br>来表示。   | 一条打 | 旨令并执行该:        | 指令  | 的时 | †间称为 (        | )   | ,它常用若干            |

- 7 安腾 CPU 中的主要寄存器除了 128 个通用寄存器、128 个浮点寄存器、128 个应用寄存器、1 个指令指针寄存器(即程序计数器)外,还有 64 个( )和 8 个( )。
- **8** 衡量总线性能的重要指标是( ),它定义为总线本身所能达到的最高传输速率,单位是( )。
- **9** DMA 控制器按其结构,分为( ) DMA 控制器和( ) DMA 控制器。前者适用于高速设备,后者适用于慢速设备。
- 10 64 位处理机的两种典型体系结构是 ( ) 和 ( ) 。前者保持了与 IA-32 的完全兼容,后者则是一种全新的体系结构。

#### 三、简答题(每小题8分,共16分)

- 1 CPU 中有哪几类主要寄存器,用一句话回答其功能。
- 2 指令和数据都用二进制代码存放在内存中,从时空观角度回答 CPU 如何 区分读出的代码是指令还是数据。

#### 四、计算题(10分)

设 x=-15, y=+13, 数据用补码表示,用带求补器的阵列乘法器求出乘积  $x \times y$ ,并用十进制数乘法进行验证。

#### 五、证明题(12分)

用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。

#### 六、设计题(15分)

某计算机有下图所示的功能部件,其中 M 为主存,指令和数据均存放在其中,MDR 为主存数据寄存器,MAR 为主存地址寄存器, $R_0 \sim R_3$  为通用寄存器,IR 为指令寄存器,PC 为程序计数器(具有自动加 1 功能),C、D 为暂存寄存器,ALU 为算术逻辑单元,移位器可左移、右移、直通传送。

(1)将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。

- (2)画出 "ADD R1, (R2)"指令周期流程图。该指令的含义是将  $R_1$ 中的数与( $R_2$ )指示的主存单元中的数相加,相加的结果直通传送至  $R_1$ 中。
- (3)若另外增加一个指令存贮器,修改数据通路,画出(2)的指令周期流程图。



### 七、分析计算题(12分)

如果一条指令的执行过程分为取指令、指令译码、指令执行三个子过程,每个子过程时间都为100ns。

- (1)请分别画出指令顺序执行和流水执行方式的时空图。
- (2)计算两种情况下执行 n=1000 条指令所需的时间。
- (3)流水方式比顺序方式执行指令的速度提高了几倍?